安森美半導(dǎo)體拓展了時(shí)鐘和數(shù)據(jù)管理解決方案的高性能產(chǎn)品系列,推出NB7L32M、NB4N11M、NB4N11S和NB4L52等高精確度、完全差動(dòng)接口的集成電路,專為電信、網(wǎng)絡(luò)、高端計(jì)算和自動(dòng)化測(cè)試設(shè)備應(yīng)用而設(shè)計(jì)。
NB7L32M為配有CML輸出的2分頻時(shí)鐘分頻器,接受差動(dòng)低壓正射極耦合邏輯(LVPECL)、電流模式邏輯(CML)或低壓差動(dòng)信令(LVDS)輸入。NB7L32M的最大輸入時(shí)鐘頻率一般為14吉赫(GHz),抖動(dòng)典型為130飛秒(fs),它為時(shí)鐘控制應(yīng)用提供特殊精確度和速度。憑借此超常速度,NB7L32M成為基于硅鍺的分立時(shí)鐘和數(shù)據(jù)管理集成電路的新性能標(biāo)準(zhǔn)。器件以2.5伏(V)或3.3V的Vcc進(jìn)行運(yùn)行,包括50歐姆(ohm)的輸入端接電阻,并采用節(jié)約空間的無(wú)鉛3mm×3mm QFN-16封裝。NB7L32MMNR2G每3,000件的批量單價(jià)為27.00美元。
NB4N11M為配有CML輸出的1:2時(shí)鐘分配芯片,接受差動(dòng)LVPECL、低壓互補(bǔ)金屬氧化半導(dǎo)體(LVCMOS)、低壓晶體管邏輯(LVTTL)、CML或LVDS輸入。NB4N11M的最大輸入時(shí)鐘頻率大于2.5 GHz,而且抖動(dòng)典型為1 皮秒(ps)。其特點(diǎn)為創(chuàng)新開路集電極CML輸出,可以在混合電壓電平集成電路(1.8V、2.5V和3.3V)之間實(shí)現(xiàn)高速接口。此開路集電極輸出結(jié)構(gòu)使運(yùn)行在與目標(biāo)集成電路電壓不同的信號(hào)源可與之進(jìn)行通信。因?yàn)楝F(xiàn)場(chǎng)可編程門陣列(FPGA)和專用集成電路(ASIC)向更低運(yùn)行電壓發(fā)展,該器件替代方案通常使用分立元件進(jìn)行電平移動(dòng),由此增加傳播延遲、消耗板空間并增加成本。NB4N11M無(wú)需轉(zhuǎn)換或電平移動(dòng)。器件以3.3V的Vcc進(jìn)行運(yùn)行,采用無(wú)鉛3mm×3mm TSSOP-8封裝。NB4N11MDTR2G每2,500件的批量單價(jià)為4.13美元。
NB4N11S為配有LVDS輸出的1:2時(shí)鐘分配芯片,接受差動(dòng)LVPECL、LVCMOS、LVTTL、CML或LVDS輸入。其推出拓展安森美半導(dǎo)體行業(yè)領(lǐng)先的高性能LVDS接口器件系列。LVDS是FPGA和ASIC的常見信號(hào)接口的廉宜價(jià)差動(dòng)選擇。但傳統(tǒng)的以CMOS為基礎(chǔ)的LVDS器件欠缺提供低抖動(dòng)、嚴(yán)格定時(shí)信號(hào)所需的速度和精確性。將安森美半導(dǎo)體前沿的雙極性功能與LVDS的兼容輸出結(jié)構(gòu)相結(jié)合,這些LVDS器件可更好地兼容主流集成電路而不犧牲性能。該器件的最大輸入時(shí)鐘頻率大于2.0GHz,抖動(dòng)典型為500fs。器件以3.3V的Vcc運(yùn)行,采用無(wú)鉛QFN-16封裝。NB4N11SMNR2G每3,000件的批量單價(jià)為3.50美元。
NB4L52為配有LVPECL輸出的D觸發(fā)器,接受差動(dòng)LVPECL、LVCMOS、LVTTL、CML或LVDS輸入。NB4L52的最大輸入時(shí)鐘頻率典型大于4GHz,抖動(dòng)典型為1ps。NB4L52是與MC100EP52引腳完全一樣的升級(jí)器件,增加了對(duì)2.5V電源的支持。電壓降低令功耗降低,而且不使用時(shí)無(wú)需連接電源。器件包括50ohm端接電阻,采用無(wú)鉛QFN-16封裝。NB4L52MNR2G每3,000件的批量單價(jià)為5.00美元。
NB7L32M為配有CML輸出的2分頻時(shí)鐘分頻器,接受差動(dòng)低壓正射極耦合邏輯(LVPECL)、電流模式邏輯(CML)或低壓差動(dòng)信令(LVDS)輸入。NB7L32M的最大輸入時(shí)鐘頻率一般為14吉赫(GHz),抖動(dòng)典型為130飛秒(fs),它為時(shí)鐘控制應(yīng)用提供特殊精確度和速度。憑借此超常速度,NB7L32M成為基于硅鍺的分立時(shí)鐘和數(shù)據(jù)管理集成電路的新性能標(biāo)準(zhǔn)。器件以2.5伏(V)或3.3V的Vcc進(jìn)行運(yùn)行,包括50歐姆(ohm)的輸入端接電阻,并采用節(jié)約空間的無(wú)鉛3mm×3mm QFN-16封裝。NB7L32MMNR2G每3,000件的批量單價(jià)為27.00美元。
NB4N11M為配有CML輸出的1:2時(shí)鐘分配芯片,接受差動(dòng)LVPECL、低壓互補(bǔ)金屬氧化半導(dǎo)體(LVCMOS)、低壓晶體管邏輯(LVTTL)、CML或LVDS輸入。NB4N11M的最大輸入時(shí)鐘頻率大于2.5 GHz,而且抖動(dòng)典型為1 皮秒(ps)。其特點(diǎn)為創(chuàng)新開路集電極CML輸出,可以在混合電壓電平集成電路(1.8V、2.5V和3.3V)之間實(shí)現(xiàn)高速接口。此開路集電極輸出結(jié)構(gòu)使運(yùn)行在與目標(biāo)集成電路電壓不同的信號(hào)源可與之進(jìn)行通信。因?yàn)楝F(xiàn)場(chǎng)可編程門陣列(FPGA)和專用集成電路(ASIC)向更低運(yùn)行電壓發(fā)展,該器件替代方案通常使用分立元件進(jìn)行電平移動(dòng),由此增加傳播延遲、消耗板空間并增加成本。NB4N11M無(wú)需轉(zhuǎn)換或電平移動(dòng)。器件以3.3V的Vcc進(jìn)行運(yùn)行,采用無(wú)鉛3mm×3mm TSSOP-8封裝。NB4N11MDTR2G每2,500件的批量單價(jià)為4.13美元。
NB4N11S為配有LVDS輸出的1:2時(shí)鐘分配芯片,接受差動(dòng)LVPECL、LVCMOS、LVTTL、CML或LVDS輸入。其推出拓展安森美半導(dǎo)體行業(yè)領(lǐng)先的高性能LVDS接口器件系列。LVDS是FPGA和ASIC的常見信號(hào)接口的廉宜價(jià)差動(dòng)選擇。但傳統(tǒng)的以CMOS為基礎(chǔ)的LVDS器件欠缺提供低抖動(dòng)、嚴(yán)格定時(shí)信號(hào)所需的速度和精確性。將安森美半導(dǎo)體前沿的雙極性功能與LVDS的兼容輸出結(jié)構(gòu)相結(jié)合,這些LVDS器件可更好地兼容主流集成電路而不犧牲性能。該器件的最大輸入時(shí)鐘頻率大于2.0GHz,抖動(dòng)典型為500fs。器件以3.3V的Vcc運(yùn)行,采用無(wú)鉛QFN-16封裝。NB4N11SMNR2G每3,000件的批量單價(jià)為3.50美元。
NB4L52為配有LVPECL輸出的D觸發(fā)器,接受差動(dòng)LVPECL、LVCMOS、LVTTL、CML或LVDS輸入。NB4L52的最大輸入時(shí)鐘頻率典型大于4GHz,抖動(dòng)典型為1ps。NB4L52是與MC100EP52引腳完全一樣的升級(jí)器件,增加了對(duì)2.5V電源的支持。電壓降低令功耗降低,而且不使用時(shí)無(wú)需連接電源。器件包括50ohm端接電阻,采用無(wú)鉛QFN-16封裝。NB4L52MNR2G每3,000件的批量單價(jià)為5.00美元。
免責(zé)聲明:本文僅代表作者個(gè)人觀點(diǎn),與電源在線網(wǎng)無(wú)關(guān)。其原創(chuàng)性以及文中陳述文字和內(nèi)容未經(jīng)本站證實(shí),對(duì)本文以及其中全部或者部分內(nèi)容、文字的真實(shí)性、完整性、及時(shí)性本站不作任何保證或承諾,請(qǐng)讀者僅作參考,并請(qǐng)自行核實(shí)相關(guān)內(nèi)容。
本文鏈接:安森美半導(dǎo)體推出新型CML、LVDS和
http:www.wnxrsj.cn/news/2006-2/200622794129.html
http:www.wnxrsj.cn/news/2006-2/200622794129.html

